
编辑推荐
《"十三五"江苏省高等学校重点教材:数字电路与系统》可作为普通高等学校电子信息类、电气类和自动化类等专业本科生“数字电子技术”“数字逻辑电路”课程的教材,也可作为相关领域工程技术人员的参考用书。
目录
第1章绪论
1.1模拟信号与数字信号
1.2数字脉冲信号
1.3模拟电路与数字电路
1.4数字系统简介
1.4.1电子计算机
1.4.2数字信号处理器
本章小结
习题
第2章数制与码制
2.1数制
2.1.1十进制
2.1.2R进制
2.1.3二进制
2.1.4八进制和十六进制
2.2算术运算
2.2.1二进制数的算术运算
2.2.2八进制数的算术运算
2.2.3十六进制数的算术运算
2.3数制之间的转换
2.3.1R进制转换为十进制
2.3.2十进制转换为二进制
2.3.3二进制数与八进制数、十六进制数之间的相互转换
2.4计算机中数的表示方法
2.4.1原码及其运算
2.4.2补码及其运算
2.4.3反码及其运算
2.5计算机中的码
2.5.1码的概念
2.5.2数值编码
2.5.3字符码和其他码
2.5.4检错码和纠错码
本章小结
习题
第3章逻辑函数及其简化
3.1基本逻辑运算
3.1.1逻辑代数的二值逻辑
3.1.2逻辑非和非运算
3.1.3逻辑乘和与运算
3.1.4逻辑加和或运算
3.1.5逻辑运算的优先级
3.2复合逻辑运算
3.2.1与非门
3.2.2或非门
3.2.3异或门
3.2.4同或门
3.2.5其他复合门
3.3逻辑代数的基本定律
3.3.1逻辑等式的证明
3.3.2常用的基本定理
3.3.3逻辑运算的完备集
3.4逻辑代数的基本规则
3.4.1代换规则
3.4.2对偶规则
3.4.3反演规则
3.5逻辑代数的常用公式
3.5.1并项公式
3.5.2消冗余因子公式
3.5.3消冗余项公式
3.6逻辑函数及其描述方法
3.6.1逻辑函数表达式
3.6.2逻辑图
3.6.3真值表
3.6.4卡诺图
3.6.5标准表达式
3.7逻辑函数的简化
3.7.1逻辑简化的意义和标准
3.7.2公式法简化
3.7.3卡诺图法简化
本章小结
习题
第4章集成逻辑电路基础
4.1晶体管的开关特性
4.1.1PN结
4.1.2二极管的开关特性
4.1.3BJT的开关特性
4.1.4MOSFET的开关特性
4.1.5MOS模拟开关
4.2逻辑门电路
4.2.1三种基本逻辑门
4.2.2复合型逻辑门
4.3晶体管—晶体管逻辑电路
4.3.1简单的门电路
4.3.2TTL门
4.3.3TTL门的主要参数
4.3.4改进的TTL门
4.4CMOS逻辑电路
4.4.1CMOS反相器
4.4.2CMOS逻辑门
4.4.3CMOS三态门
4.5其他常用的门电路
4.5.1BI—CMOS门
4.5.2超高速CMOS电路
本章小结
习题
第5章组合逻辑电路的分析与设计
5.1组合逻辑电路的特点
5.2组合逻辑电路的分析
5.3组合逻辑电路的最小化设计
5.4组合逻辑电路的竞争和险象
5.4.1功能险象的判断方法
5.4.2逻辑险象的判断方法
5.4.3险象的消除方法
本章小结
习题
第6章常用的组合逻辑功能器件
6.1编码器
6.1.14线—2线编码器
6.1.2优先编码器
6.1.3集成编码器
6.2译码器
6.2.1二进制译码器
6.2.2二—十进制译码器
6.2.3显示译码器
6.3数据选择器
6.3.1双4选1数据选择器
6.3.28选1数据选择器
6.4数据分配器
6.5数值比较器
6.6奇偶校验位产生与校验电路
6.6.1奇偶校验位
6.6.2奇偶校验电路和校验位产生电路
6.6.3中规模集成奇偶校验电路74280
6.7算术运算电路
6.7.11位二进制加法器
6.7.2逐位进位的垒加器
6.7.3超前进位的4位二进制全加器74283
6.7.4减法运算
6.7.5补码的加、减法共用电路
6.7.6用加法器设计组合逻辑电路
6.8算术逻辑单元ALU
6.8.11位算术逻辑单元
6.8.2中规模集成算术逻辑单元
本章小结
习题
第7章触发器
7.1锁存器
7.1.1锁存器的原理
7.1.2锁存器的描述方法
7.1.3锁存器的特点
7.1.4锁存器的应用
7.2带有控制端的锁存器
7.2.1门控R—S锁存器
7.2.2门控D锁存器
7.2.3门控J—K锁存器
7.2.4门控T锁存器
7.3主从触发器
7.3.1主从R—S触发器
7.3.2主从J—K触发器
7.4边沿触发器
7.4.1边沿D触发器
7.4.2传输延迟J—K触发器
7.5CMOS触发器
7.5.1CMOS传输门构成的锁存器
7.5.2CMOS传输门构成的主从结构D触发器
7.6集成触发器
7.7触发器类型之间的相互转换
7.7.1通过比较状态转移方程的方法进行转换
7.7.2利用触发器状态转移真值表进行转换
本章小结
习题
第8章时序逻辑电路的分析与设计
8.1时序逻辑电路的基本结构与方程描述
8.2时序逻辑电路的描述方法
8.2.1状态转移方程
8.2.2时序逻辑电路的状态转移真值表
8.2.3时序逻辑电路的状态转换图
8.2.4时序逻辑电路的时序图(工作波形图)
8.3同步时序逻辑电路的分析方法
8.4异步时序逻辑电路的分析
8.5时序逻辑电路的设计
8.5.1同步时序逻辑电路的设计
8.5.2简单异步时序逻辑电路的设计
本章小结
习题
第9章常用的时序逻辑电路模块
9.1寄存器和移位寄存器
9.1.1寄存器
9.1.2移位寄存器
9.2计数器
9.2.1二进制计数器
9.2.2十进制计数器
9.3集成计数器的应用
9.3.1计数器的级联
9.3.2使用单个计数电路构成任意进制计数器(模值小于单个计数器模值)
9.3.3构成分频器
9.3.4构成脉冲节拍
9.4序列信号发生器
9.4.1给定序列信号设计电路
9.4.2已知序列长度设计序列信号发生器
本章小结
习题
第10章半导体存储器
10.1存储器的基本概念
10.1.1存储器的地址和容量
10.1.2存储器的基本操作
10.1.3RAM和ROM比较
10.2RAM的电路结构与工作原理
10.2.1RAM的基本结构
10.2.2静态随机存取存储器(SRAM)
10.2.3动态随机存取存储器(DRAM)
10.3DDRSDRAM和QDRSRAM简介
10.3.1DDRSDRAM
10.3.2QDRSRAM
10.4ROM的电路结构与应用
10.4.1ROM的结构与读、写方式
10.4.2PROM及其发展
10.5存储器容量扩展
10.5.1位扩展(字长扩展)
10.5.2字扩展
10.5.3字位扩展
本章小结
习题
第11章可编程逻辑器件
11.1可编程逻辑器件的基本结构和电路表示方法
11.1.1PLD的基本结构
11.1.2PLD电路的表示方法
11.2可编程逻辑阵列PLA
11.3可编程阵列逻辑PAL
11.3.1基本的PAL电路——PAL16L8
11.3.2带触发器输出的PAL电路——PAL16R8
11.4通用阵列逻辑GAL
11.4.1GAL器件的基本结构
11.4.2输出逻辑宏单元OLMC
11.4.3GAL器件的结构控制字
11.5复杂可编程逻辑器件CPLD
11.5.1MAX7000器件的功能块
11.5.2MAX7000器件的宏单元
11.5.3MAX7000器件的乘积项分配器
11.5.4MAX7000器件的可编程内部连接矩阵
11.5.5MAX7000器件的输入/输出块
11.5.6MAX7000系列器件编程简介
11.6现场可编程门阵列FPGA
11.6.1FPGA的基本结构
11.6.2可编程逻辑块(CLB)结构
11.6.3StratixⅡ系列FPGA的LAB
11.6.4StratixⅡ系列FPGA的互连资源
11.6.5StratixⅡ系列FPGA的输入/输出模块
11.6.6StratixⅡ系列FPGA的DSP模块
11.6.7StratixⅡ系列FPGA编程简介
本章小结
习题
第12章数模与模数转换
12.1数模转换的基本原理
12.2常用的数模转换方案
12.2.1开关树译码方案
12.2.2权电阻网络译码方案
12.2.3权电流译码方案
12.2.4权电容译码方案
12.3数模转换的主要技术指标
12.3.1分辨率
12.3.2转换精确度
12.3.3转换速度
12.4集成DAC的工作原理及应用
12.4.1双缓冲8位DAC:DAC0832
12.4.2DAC0832与数据总线接口方式
12.4.3双极性数模转换方案
12.5模数转换的基本原理
12.5.1采样定理
12.5.2模数转换过程
12.53量化误差
12.6几种常见的模数转换方案
12.6.1并行比较型ADC
12.6.2分级并行比较型ADC
12.6.3逐次逼近型ADC
12.6.4双积分型ADC
12.7模数转换的技术指标
12.7.1分辨率
12.7.2转换精度
12.7.3转换速度
12.8集成ADC及其应用
12.8.1逐次比较型8位ADCADC0804
12.8.2集成ADC:ADC0804的应用
本章小结
习题
……
第13章数字系统设计
第14章硬件描述语言与设计
第15章基于HDL的系统设计
文摘
版权页:
插图:
《"十三五"江苏省高等学校重点教材:数字电路与系统》可作为普通高等学校电子信息类、电气类和自动化类等专业本科生“数字电子技术”“数字逻辑电路”课程的教材,也可作为相关领域工程技术人员的参考用书。
目录
第1章绪论
1.1模拟信号与数字信号
1.2数字脉冲信号
1.3模拟电路与数字电路
1.4数字系统简介
1.4.1电子计算机
1.4.2数字信号处理器
本章小结
习题
第2章数制与码制
2.1数制
2.1.1十进制
2.1.2R进制
2.1.3二进制
2.1.4八进制和十六进制
2.2算术运算
2.2.1二进制数的算术运算
2.2.2八进制数的算术运算
2.2.3十六进制数的算术运算
2.3数制之间的转换
2.3.1R进制转换为十进制
2.3.2十进制转换为二进制
2.3.3二进制数与八进制数、十六进制数之间的相互转换
2.4计算机中数的表示方法
2.4.1原码及其运算
2.4.2补码及其运算
2.4.3反码及其运算
2.5计算机中的码
2.5.1码的概念
2.5.2数值编码
2.5.3字符码和其他码
2.5.4检错码和纠错码
本章小结
习题
第3章逻辑函数及其简化
3.1基本逻辑运算
3.1.1逻辑代数的二值逻辑
3.1.2逻辑非和非运算
3.1.3逻辑乘和与运算
3.1.4逻辑加和或运算
3.1.5逻辑运算的优先级
3.2复合逻辑运算
3.2.1与非门
3.2.2或非门
3.2.3异或门
3.2.4同或门
3.2.5其他复合门
3.3逻辑代数的基本定律
3.3.1逻辑等式的证明
3.3.2常用的基本定理
3.3.3逻辑运算的完备集
3.4逻辑代数的基本规则
3.4.1代换规则
3.4.2对偶规则
3.4.3反演规则
3.5逻辑代数的常用公式
3.5.1并项公式
3.5.2消冗余因子公式
3.5.3消冗余项公式
3.6逻辑函数及其描述方法
3.6.1逻辑函数表达式
3.6.2逻辑图
3.6.3真值表
3.6.4卡诺图
3.6.5标准表达式
3.7逻辑函数的简化
3.7.1逻辑简化的意义和标准
3.7.2公式法简化
3.7.3卡诺图法简化
本章小结
习题
第4章集成逻辑电路基础
4.1晶体管的开关特性
4.1.1PN结
4.1.2二极管的开关特性
4.1.3BJT的开关特性
4.1.4MOSFET的开关特性
4.1.5MOS模拟开关
4.2逻辑门电路
4.2.1三种基本逻辑门
4.2.2复合型逻辑门
4.3晶体管—晶体管逻辑电路
4.3.1简单的门电路
4.3.2TTL门
4.3.3TTL门的主要参数
4.3.4改进的TTL门
4.4CMOS逻辑电路
4.4.1CMOS反相器
4.4.2CMOS逻辑门
4.4.3CMOS三态门
4.5其他常用的门电路
4.5.1BI—CMOS门
4.5.2超高速CMOS电路
本章小结
习题
第5章组合逻辑电路的分析与设计
5.1组合逻辑电路的特点
5.2组合逻辑电路的分析
5.3组合逻辑电路的最小化设计
5.4组合逻辑电路的竞争和险象
5.4.1功能险象的判断方法
5.4.2逻辑险象的判断方法
5.4.3险象的消除方法
本章小结
习题
第6章常用的组合逻辑功能器件
6.1编码器
6.1.14线—2线编码器
6.1.2优先编码器
6.1.3集成编码器
6.2译码器
6.2.1二进制译码器
6.2.2二—十进制译码器
6.2.3显示译码器
6.3数据选择器
6.3.1双4选1数据选择器
6.3.28选1数据选择器
6.4数据分配器
6.5数值比较器
6.6奇偶校验位产生与校验电路
6.6.1奇偶校验位
6.6.2奇偶校验电路和校验位产生电路
6.6.3中规模集成奇偶校验电路74280
6.7算术运算电路
6.7.11位二进制加法器
6.7.2逐位进位的垒加器
6.7.3超前进位的4位二进制全加器74283
6.7.4减法运算
6.7.5补码的加、减法共用电路
6.7.6用加法器设计组合逻辑电路
6.8算术逻辑单元ALU
6.8.11位算术逻辑单元
6.8.2中规模集成算术逻辑单元
本章小结
习题
第7章触发器
7.1锁存器
7.1.1锁存器的原理
7.1.2锁存器的描述方法
7.1.3锁存器的特点
7.1.4锁存器的应用
7.2带有控制端的锁存器
7.2.1门控R—S锁存器
7.2.2门控D锁存器
7.2.3门控J—K锁存器
7.2.4门控T锁存器
7.3主从触发器
7.3.1主从R—S触发器
7.3.2主从J—K触发器
7.4边沿触发器
7.4.1边沿D触发器
7.4.2传输延迟J—K触发器
7.5CMOS触发器
7.5.1CMOS传输门构成的锁存器
7.5.2CMOS传输门构成的主从结构D触发器
7.6集成触发器
7.7触发器类型之间的相互转换
7.7.1通过比较状态转移方程的方法进行转换
7.7.2利用触发器状态转移真值表进行转换
本章小结
习题
第8章时序逻辑电路的分析与设计
8.1时序逻辑电路的基本结构与方程描述
8.2时序逻辑电路的描述方法
8.2.1状态转移方程
8.2.2时序逻辑电路的状态转移真值表
8.2.3时序逻辑电路的状态转换图
8.2.4时序逻辑电路的时序图(工作波形图)
8.3同步时序逻辑电路的分析方法
8.4异步时序逻辑电路的分析
8.5时序逻辑电路的设计
8.5.1同步时序逻辑电路的设计
8.5.2简单异步时序逻辑电路的设计
本章小结
习题
第9章常用的时序逻辑电路模块
9.1寄存器和移位寄存器
9.1.1寄存器
9.1.2移位寄存器
9.2计数器
9.2.1二进制计数器
9.2.2十进制计数器
9.3集成计数器的应用
9.3.1计数器的级联
9.3.2使用单个计数电路构成任意进制计数器(模值小于单个计数器模值)
9.3.3构成分频器
9.3.4构成脉冲节拍
9.4序列信号发生器
9.4.1给定序列信号设计电路
9.4.2已知序列长度设计序列信号发生器
本章小结
习题
第10章半导体存储器
10.1存储器的基本概念
10.1.1存储器的地址和容量
10.1.2存储器的基本操作
10.1.3RAM和ROM比较
10.2RAM的电路结构与工作原理
10.2.1RAM的基本结构
10.2.2静态随机存取存储器(SRAM)
10.2.3动态随机存取存储器(DRAM)
10.3DDRSDRAM和QDRSRAM简介
10.3.1DDRSDRAM
10.3.2QDRSRAM
10.4ROM的电路结构与应用
10.4.1ROM的结构与读、写方式
10.4.2PROM及其发展
10.5存储器容量扩展
10.5.1位扩展(字长扩展)
10.5.2字扩展
10.5.3字位扩展
本章小结
习题
第11章可编程逻辑器件
11.1可编程逻辑器件的基本结构和电路表示方法
11.1.1PLD的基本结构
11.1.2PLD电路的表示方法
11.2可编程逻辑阵列PLA
11.3可编程阵列逻辑PAL
11.3.1基本的PAL电路——PAL16L8
11.3.2带触发器输出的PAL电路——PAL16R8
11.4通用阵列逻辑GAL
11.4.1GAL器件的基本结构
11.4.2输出逻辑宏单元OLMC
11.4.3GAL器件的结构控制字
11.5复杂可编程逻辑器件CPLD
11.5.1MAX7000器件的功能块
11.5.2MAX7000器件的宏单元
11.5.3MAX7000器件的乘积项分配器
11.5.4MAX7000器件的可编程内部连接矩阵
11.5.5MAX7000器件的输入/输出块
11.5.6MAX7000系列器件编程简介
11.6现场可编程门阵列FPGA
11.6.1FPGA的基本结构
11.6.2可编程逻辑块(CLB)结构
11.6.3StratixⅡ系列FPGA的LAB
11.6.4StratixⅡ系列FPGA的互连资源
11.6.5StratixⅡ系列FPGA的输入/输出模块
11.6.6StratixⅡ系列FPGA的DSP模块
11.6.7StratixⅡ系列FPGA编程简介
本章小结
习题
第12章数模与模数转换
12.1数模转换的基本原理
12.2常用的数模转换方案
12.2.1开关树译码方案
12.2.2权电阻网络译码方案
12.2.3权电流译码方案
12.2.4权电容译码方案
12.3数模转换的主要技术指标
12.3.1分辨率
12.3.2转换精确度
12.3.3转换速度
12.4集成DAC的工作原理及应用
12.4.1双缓冲8位DAC:DAC0832
12.4.2DAC0832与数据总线接口方式
12.4.3双极性数模转换方案
12.5模数转换的基本原理
12.5.1采样定理
12.5.2模数转换过程
12.53量化误差
12.6几种常见的模数转换方案
12.6.1并行比较型ADC
12.6.2分级并行比较型ADC
12.6.3逐次逼近型ADC
12.6.4双积分型ADC
12.7模数转换的技术指标
12.7.1分辨率
12.7.2转换精度
12.7.3转换速度
12.8集成ADC及其应用
12.8.1逐次比较型8位ADCADC0804
12.8.2集成ADC:ADC0804的应用
本章小结
习题
……
第13章数字系统设计
第14章硬件描述语言与设计
第15章基于HDL的系统设计
文摘
版权页:
插图:
ISBN | 9787040472790 |
---|---|
出版社 | 高等教育出版社 |
作者 | 李文渊 |
尺寸 | 16 |